ÄÚ¾î Ultra 7
-
- ÀÎÅÚ(¼ÒÄÏ1851)
- P8+E12ÄÚ¾î
- 20½º·¹µå
- ¸Þ¸ð¸® ±Ô°Ý:DDR5
- ³»Àå±×·¡ÇÈ:žÀç
- TSMC 3nm
- ±âº» Ŭ·°:3.9GHz
- ÃÖ´ë Ŭ·°:5.5GHz
- L2 ij½Ã:36MB
- L3 ij½Ã:30MB
- PBP-MTP:125-250W
- PCIe5.0, 4.0
- 6400MHz
- ÀÎÅÚ ±×·¡ÇȽº(Xe LPG)
- ±â¼ú Áö¿ø:ÀÎÅÚ XTU,ÀÎÅÚ µö·¯´×ºÎ½ºÆ®
- Äð·¯:¹ÌÆ÷ÇÔ
- ½Ã³×º¥Ä¡R23(½Ì±Û):2304
- ½Ã³×º¥Ä¡R23(¸ÖƼ):36309
»óÇ°ÀÇ°ß160°Ç
-
- ÀÎÅÚ(¼ÒÄÏ1851)
- P8+E12ÄÚ¾î
- 20½º·¹µå
- ¸Þ¸ð¸® ±Ô°Ý:DDR5
- ³»Àå±×·¡ÇÈ:žÀç
- TSMC 3nm
- ±âº» Ŭ·°:2.4GHz
- ÃÖ´ë Ŭ·°:5.3GHz
- L2 ij½Ã:36MB
- L3 ij½Ã:30MB
- PBP-MTP:65-182W
- PCIe5.0, 4.0
- 6400MHz
- ÀÎÅÚ ±×·¡ÇȽº(Xe LPG)
- ±â¼ú Áö¿ø:ÀÎÅÚ µö·¯´×ºÎ½ºÆ®
- Äð·¯:ÀÎÅÚ ±âº»Äð·¯ Æ÷ÇÔ
»óÇ°ÀÇ°ß5°Ç
-
- ÀÎÅÚ(¼ÒÄÏ1851)
- P8+E12ÄÚ¾î
- 20½º·¹µå
- ¸Þ¸ð¸® ±Ô°Ý:DDR5
- ³»Àå±×·¡ÇÈ:¹ÌžÀç
- TSMC 3nm
- ±âº» Ŭ·°:3.9GHz
- ÃÖ´ë Ŭ·°:5.5GHz
- L2 ij½Ã:36MB
- L3 ij½Ã:30MB
- PBP-MTP:125-250W
- PCIe5.0, 4.0
- 6400MHz
- ±â¼ú Áö¿ø:ÀÎÅÚ XTU,ÀÎÅÚ µö·¯´×ºÎ½ºÆ®
- Äð·¯:¹ÌÆ÷ÇÔ
- ½Ã³×º¥Ä¡R23(½Ì±Û):2309
- ½Ã³×º¥Ä¡R23(¸ÖƼ):37278
»óÇ°ÀÇ°ß16°Ç
-
- ÀÎÅÚ(¼ÒÄÏ1851)
- P8+E12ÄÚ¾î
- 20½º·¹µå
- ¸Þ¸ð¸® ±Ô°Ý:DDR5
- ³»Àå±×·¡ÇÈ:¹ÌžÀç
- TSMC 3nm
- ±âº» Ŭ·°:2.4GHz
- ÃÖ´ë Ŭ·°:5.3GHz
- L2 ij½Ã:36MB
- L3 ij½Ã:30MB
- PBP-MTP:65-182W
- PCIe5.0, 4.0
- 6400MHz
- ±â¼ú Áö¿ø:ÀÎÅÚ µö·¯´×ºÎ½ºÆ®
- Äð·¯:ÀÎÅÚ ±âº»Äð·¯ Æ÷ÇÔ
»óÇ°ÀÇ°ß2°Ç